首页> 外文OA文献 >Practical design of a computation and energy efficient hardware task scheduler in embedded reconfigurable computing systems
【2h】

Practical design of a computation and energy efficient hardware task scheduler in embedded reconfigurable computing systems

机译:嵌入式可重构计算系统中计算和节能硬件任务调度器的实际设计

代理获取
本网站仅为用户提供外文OA文献查询和代理获取服务,本网站没有原文。下单后我们将采用程序或人工为您竭诚获取高质量的原文,但由于OA文献来源多样且变更频繁,仍可能出现获取不到、文献不完整或与标题不符等情况,如果获取不到我们将提供退款服务。请知悉。

摘要

By utilizing massively parallel circuit design in FPGAs, the overall system efficiency, in terms of computation efficiency and energy efficiency, can be greatly enhanced by offloading some computation-intensive tasks which are originally executed in the instruction set processor to the. FPGA fabric. In essence, a hardware task scheduler is needed. However, most of the work in the literature considers scheduling algorithms which are. unable or difficult to be implemented using the design flows in current development platform. Moreover, little of the work takes energy consumption into consideration. In this paper, we present the design of a hardware task scheduler which takes energy consumption into consideration, and can be readily implemented using current design flows. © 2006 IEEE.
机译:通过在FPGA中利用大规模并行电路设计,可以通过将一些原本在指令集处理器中执行的计算密集型任务卸载到FPGA上,从而大大提高整个系统的效率(就计算效率和能源效率而言)。 FPGA架构。本质上,需要硬件任务计划程序。然而,文献中的大多数工作都考虑了调度算法。无法或很难使用当前开发平台中的设计流程来实现。此外,很少有工作考虑能耗。在本文中,我们提出了一种硬件任务计划程序的设计,该计划考虑了能耗,并且可以使用当前的设计流程轻松实现。 ©2006 IEEE。

著录项

  • 作者

    Kwok, TTO; Kwok, YK;

  • 作者单位
  • 年度 2006
  • 总页数
  • 原文格式 PDF
  • 正文语种 eng
  • 中图分类

相似文献

  • 外文文献
  • 中文文献
  • 专利
代理获取

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号